摩爾定律放緩 靠啥提升AI晶片運算力?
作者 : 黃燁鋒,EE Times China
2021-07-26
對於電子科技革命的即將終結的說法,一般認為即是指摩爾定律的終結——摩爾定律一旦無法延續,也就意味著資訊技術的整棟大樓建造都將出現停滯,那麼第三次科技革命也就正式結束了。這種聲音似乎是從十多年前就有的,但這波革命始終也沒有結束。AI技術本質上仍然是第三次科技革命的延續……
人工智慧(AI)的技術發展,被很多人形容為第四次科技革命。前三次科技革命,分別是蒸汽、電氣、資訊技術(電子科技)革命。彷彿這“第四次”有很多種說辭,比如有人說第四次科技革命是生物技術革命,還有人說是量子技術革命。但既然AI也是第四次科技革命之一的候選技術,而且作為資訊技術的組成部分,卻又獨立於資訊技術,即表示它有獨到之處。
電子科技革命的即將終結,一般認為即是指摩爾定律的終結——摩爾定律一旦無法延續,也就意味著資訊技術的整棟大樓建造都將出現停滯,那麼第三次科技革命也就正式結束了。這種聲音似乎是從十多年前就有,但這波革命始終也沒有結束。
AI技術本質上仍然是第三次科技革命的延續,它的發展也依託於幾十年來半導體科技的進步。這些年出現了不少專門的AI晶片——而且市場參與者相眾多。當某一個類別的技術發展到出現一種專門的處理器為之服務的程度,那麼這個領域自然就不可小覷,就像當年GPU出現專門為圖形運算服務一樣。
所以AI晶片被形容為CPU、GPU之後的第三大類電腦處理器。AI專用處理器的出現,很大程度上也是因為摩爾定律的發展進入緩慢期:電晶體的尺寸縮減速度,已經無法滿足需求,所以就必須有某種專用架構(DSA)出現,以快速提升晶片效率,也才有了專門的AI晶片。
另一方面,摩爾定律的延緩也成為AI晶片發展的桎梏。在摩爾定律和登納德縮放比例定律(Dennard Scaling)發展的前期,電晶體製程進步為晶片帶來了相當大的助益,那是「happy scaling down」的時代——CPU、GPU都是這個時代受益,不過Dennard Scaling早在45nm時期就失效了。
AI晶片作為第三大類處理器,在這波發展中沒有趕上happy scaling down的好時機。與此同時,AI應用對運算力的需求越來越貪婪。今年WAIC晶片論壇圓桌討論環節,燧原科技創始人暨CEO趙立東說:「現在訓練的GPT-3模型有1750億參數,接近人腦神經元數量,我以為這是最大的模型了,要千張Nvidia的GPU卡才能做。談到AI運算力需求、模型大小的問題,說最大模型超過萬億參數,又是10倍。」
英特爾(Intel)研究院副總裁、中國研究院院長宋繼強說:「前兩年用GPU訓練一個大規模的深度學習模型,其碳排放量相當於5台美式車整個生命週期產生的碳排量。」這也說明了AI運算力需求的貪婪,以及提供運算力的AI晶片不夠高效。
不過作為產業的底層驅動力,半導體製造技術仍源源不斷地為AI發展提供推力。本文將討論WAIC晶片論壇上聽到,針對這個問題的一些前瞻性解決方案——有些已經實現,有些則可能有待時代驗證。
XPU、摩爾定律和異質整合
「電腦產業中的貝爾定律,是說能效每提高1,000倍,就會衍生出一種新的運算形態。」中科院院士劉明在論壇上說,「若每瓦功耗只能支撐1KOPS的運算,當時的這種運算形態是超算;到了智慧型手機時代,能效就提高到每瓦1TOPS;未來的智慧終端我們要達到每瓦1POPS。 這對IC提出了非常高的要求,如果依然沿著CMOS這條路去走,當然可以,但會比較艱辛。」
針對性能和效率提升,除了尺寸微縮,半導體產業比較常見的思路是電晶體結構、晶片結構、材料等方面的最佳化,以及處理架構的革新。
(1)AI晶片本身其實就是對處理器架構的革新,從運算架構的層面來看,針對不同的應用方向造不同架構的處理器是常規,更專用的處理器能促成效率和性能的成倍增長,而不需要依賴於電晶體尺寸的微縮。比如GPU、神經網路處理器(NPU,即AI處理器),乃至更專用的ASIC出現,都是這類思路。
CPU、GPU、NPU、FPGA等不同類型的晶片各司其職,Intel這兩年一直在推行所謂的「XPU」策略就是用不同類型的處理器去做不同的事情,「整合起來各取所需,用組合拳會好過用一種武器去解決所有問題。」宋繼強說。Intel的晶片產品就涵蓋了幾個大類,Core CPU、Xe GPU,以及透過收購獲得的AI晶片Habana等。
另外針對不同類型的晶片,可能還有更具體的最佳化方案。如當代CPU普遍加入AVX512指令,本質上是特別針對深度學習做加強。「專用」的不一定是處理器,也可以是處理器內的某些特定單元,甚至固定功能單元,就好像GPU中加入專用的光線追蹤單元一樣,這是當代處理器普遍都在做的一件事。
(2)從電晶體、晶片結構層面來看,電晶體的尺寸現在仍然在縮減過程中,只不過縮減幅度相比過去變小了——而且為緩解電晶體性能的下降,需要有各種不同的技術來輔助尺寸變小。比如說在22nm節點之後,電晶體變為FinFET結構,在3nm之後,電晶體即將演變為Gate All Around FET結構。最終會演化為互補FET (CFET),其本質都是電晶體本身充分利用Z軸,來實現微縮性能的提升。
劉明認為,「除了基礎元件的變革,IC現在的發展還是比較多元化,包括新材料的引進、元件結構革新,也包括微影技術。長期賴以微縮的基本手段,現在也在發生巨大的變化,特別是未來3D的異質整合。這些多元技術的協同發展,都為晶片整體性能提升帶來了很好的增益。」
他並指出,「從電晶體級、到晶圓級,再到晶片堆疊、引線接合(lead bonding),精準度從毫米向奈米演進,互連密度大大提升。」從晶圓/裸晶的層面來看,則是眾所周知的朝more than moore’s law這樣的路線發展,比如把兩片裸晶疊起來。現在很熱門的chiplet技術就是比較典型的並不依賴於傳統電晶體尺寸微縮,來彈性擴展性能的方案。
台積電和Intel這兩年都在大推將不同類型的裸晶,異質整合的技術。2.5D封裝方案典型如台積電的CoWoS,Intel的EMIB,而在3D堆疊上,Intel的Core LakeField晶片就是用3D Foveros方案,將不同的裸晶疊在一起,甚至可以實現兩片運算裸晶的堆疊、互連。
之前的文章也提到過AMD剛發佈的3D V-Cache,將CPU的L3 cache裸晶疊在運算裸晶上方,將處理器的L3 cache大小增大至192MB,對儲存敏感延遲應用的性能提升。相比Intel,台積電這項技術的獨特之處在於裸晶間是以混合接合(hybrid bonding)的方式互連,而不是micro-bump,做到更小的打線間距,以及晶片之間數十倍通訊性能和效率提升。
這些方案也不直接依賴傳統的電晶體微縮方案。這裡實際上還有一個方面,即新材料的導入專家們沒有在論壇上多說,本文也略過不談。
1,000倍的性能提升
劉明談到,當電晶體微縮的空間沒有那麼大的時候,產業界傾向於採用新的策略來評價技術——「PPACt」——即Powe r(功耗)、Performance (性能)、Cost/Area-Time (成本/面積-時間)。t指的具體是time-to-market,理論上應該也屬於成本的一部分。
電晶體微縮方案失效以後,「多元化的技術變革,依然會讓IC性能得到進一步的提升。」劉明說,「根據預測,這些技術即使不再做尺寸微縮,也會讓IC的晶片性能做到500~1,000倍的提升,到2035年實現Zetta Flops的系統性能水準。且超算的發展還可以一如既往地前進;單裸晶儲存容量變得越來越大,IC依然會為產業發展提供基礎。」
500~1,000倍的預測來自DARPA,感覺有些過於樂觀。因為其中的不少技術存在比較大的邊際遞減效應,而且有更實際的工程問題待解決,比如運算裸晶疊層的散熱問題——即便業界對於這類工程問題的探討也始終在持續。
不過1,000倍的性能提升,的確說明摩爾定律的終結並不能代表第三次科技革命的終結,而且還有相當大的發展空間。尤其本文談的主要是AI晶片,而不是更具通用性的CPU。
矽光、記憶體內運算和神經型態運算
在非傳統發展路線上(以上內容都屬於半導體製造的常規思路),WAIC晶片論壇上宋繼強和劉明都提到了一些頗具代表性的技術方向(雖然這可能與他們自己的業務方向或研究方向有很大的關係)。這些技術可能尚未大規模推廣,或者仍在商業化的極早期。
(1)近記憶體運算和記憶體內運算:處理器性能和效率如今面臨的瓶頸,很大程度並不在單純的運算階段,而在資料傳輸和儲存方面——這也是共識。所以提升資料的傳輸和存取效率,可能是提升整體系統性能時,一個非常靠譜的思路。
這兩年市場上的處理器產品用「近記憶體運算」(near-memory computing)思路的,應該不在少數。所謂的近記憶體運算,就是讓儲存(如cache、memory)單元更靠近運算單元。CPU的多層cache結構(L1、L2、L3),以及電腦處理器cache、記憶體、硬碟這種多層儲存結構是常規。而「近記憶體運算」主要在於究竟有多「近」,cache記憶體有利於隱藏當代電腦架構中延遲和頻寬的局限性。
這兩年在近記憶體運算方面比較有代表性的,一是AMD——比如前文提到3D V-cache增大處理器的cache容量,還有其GPU不僅在裸晶內導入了Infinity Cache這種類似L3 cache的結構,也更早應用了HBM2記憶體方案。這些實踐都表明,儲存方面的革新的確能帶來性能的提升。
另外一個例子則是Graphcore的IPU處理器:IPU的特點之一是在裸晶內堆了相當多的cache資源,cache容量遠大於一般的GPU和AI晶片——也就避免了頻繁的訪問外部儲存資源的操作,極大提升頻寬、降低延遲和功耗。
近記憶體運算的本質仍然是馮紐曼架構(Von Neumann architecture)的延續。「在做處理的過程中,多層級的儲存結構,資料的搬運不僅僅在處理和儲存之間,還在不同的儲存層級之間。這樣頻繁的資料搬運帶來了頻寬延遲、功耗的問題。也就有了我們經常說的運算體系內的儲存牆的問題。」劉明說。
構建非馮(non-von Neumann)架構,把傳統的、以運算為中心的馮氏架構,變換一種新的運算範式。把部分運算力下推到儲存。這便是記憶體內運算(in-memory computing)的概念。
記憶體內運算的就現在看來還是比較新,也有稱其為「存算一體」。通常理解為在記憶體中嵌入演算法,儲存單元本身就有運算能力,理論上消除資料存取的延遲和功耗。記憶體內運算這個概念似乎這在資料爆炸時代格外醒目,畢竟可極大減少海量資料的移動操作。
其實記憶體內運算的概念都還沒有非常明確的定義。現階段它可能的內涵至少涉及到在儲記憶體內部,部分執行資料處理工作;主要應用於神經網路(因為非常契合神經網路的工作方式),以及這類晶片具體的工作方法上,可能更傾向於神經型態運算(neuromorphic computing)。
對於AI晶片而言,記憶體內運算的確是很好的思路。一般的GPU和AI晶片執行AI負載時,有比較頻繁的資料存取操作,這對性能和功耗都有影響。不過記憶體內運算的具體實施方案,在市場上也是五花八門,早期比較具有代表性的Mythic導入了一種矩陣乘的儲存架構,用40nm嵌入式NOR,在儲記憶體內部執行運算,不過替換掉了數位週邊電路,改用類比的方式。在陣列內部進行模擬運算。這家公司之前得到過美國國防部的資金支援。
劉明列舉了近記憶體運算和記憶體內運算兩種方案的例子。其中,近記憶體運算的這個方案應該和AMD的3D V-cache比較類似,把儲存裸晶和運算裸晶疊起來。
劉明指出,「這是我們最近的一個工作,採用hybrid bonding的技術,與矽通孔(TSV)做比較,hybrid bonding功耗是0.8pJ/bit,而TSV是4pJ/bit。延遲方面,hybrid bonding只有0.5ns,而TSV方案是3ns。」台積電在3D堆疊方面的領先優勢其實也體現在hybrid bonding混合鍵合上,前文也提到了它具備更高的互連密度和效率。
另外這套方案還將DRAM刷新頻率提高了一倍,從64ms提高至128ms,以降低功耗。「應對刷新率變慢出現拖尾bit,我們引入RRAM TCAM索引這些tail bits」劉明說。
記憶體內運算方面,「傳統運算是用布林邏輯,一個4位元的乘法需要用到幾百個電晶體,這個過程中需要進行資料來回的移動。記憶體內運算是利用單一元件的歐姆定律來完成一次乘法,然後利用基爾霍夫定律完成列的累加。」劉明表示,「這對於今天深度學習的矩陣乘非常有利。它是原位的運算和儲存,沒有資料搬運。」這是記憶體內運算的常規思路。
「無論是基於SRAM,還是基於新型記憶體,相比近記憶體運算都有明顯優勢,」劉明認為。下圖是記憶體內運算和近記憶體運算,精準度、能效等方面的對比,記憶體內運算架構對於低精準度運算有價值。
下圖則總結了業內主要的一些記憶體內運算研究,在精確度和能效方面的對應關係。劉明表示,「需要高精確度、高運算力的情況下,近記憶體運算目前還是有優勢。不過記憶體內運算是更新的技術,這幾年的進步也非常快。」
去年阿里達摩院發佈2020年十大科技趨勢中,有一個就是存算一體突破AI算力瓶頸。不過記憶體內運算面臨的商用挑戰也一點都不小。記憶體內運算的通常思路都是類比電路的運算方式,這對記憶體、運算單元設計都需要做工程上的考量。與此同時這樣的晶片究竟由誰來造也是個問題:是記憶體廠商,還是數文書處理器廠商?(三星推過記憶體內運算晶片,三星、Intel垂直整合型企業似乎很適合做記憶體內運算…)
(2)神經型態運算:神經型態運算和記憶體內運算一樣,也是新興技術的熱門話題,這項技術有時也叫作compute in memory,可以認為它是記憶體內運算的某種發展方向。神經型態和一般神經網路AI晶片的差異是,這種結構更偏「類人腦」。
進行神經型態研究的企業現在也逐漸變得多起來,劉明也提到了AI晶片「最終的理想是在結構層次模仿腦,元件層次逼近腦,功能層次超越人腦」的「類腦運算」。Intel是比較早關注神經型態運算研究的企業之一。
傳說中的Intel Loihi就是比較典型存算一體的架構,「這片裸晶裡面包含128個小核心,每個核心用於模擬1,024個神經元的運算結構。」宋繼強說,「這樣一塊晶片大概可以類比13萬個神經元。我們做到的是把768個晶片再連起來,構成接近1億神經元的系統,讓學術界的夥伴去試用。」
「它和深度學習加速器相比,沒有任何浮點運算——就像人腦裡面沒有乘加器。所以其學習和訓練方法是採用一種名為spike neutral network的路線,功耗很低,也可以訓練出做視覺辨識、語言辨識和其他種類的模型。」宋繼強認為,不採用同步時脈,「刺激的時候就是一個非同步電動勢,只有工作部分耗電,功耗是現在深度學習加速晶片的千分之一。」
「而且未來我們可以對不同區域做劃分,比如這兒是視覺區、那兒是語言區、那兒是觸覺區,同時進行多模態訓練,互相之間產生關聯。這是現在的深度學習模型無法比擬的。」宋繼強說。這種神經型態運算晶片,似乎也是Intel在XPU方向上探索不同架構運算的方向之一。
(2)微型化矽光:這個技術方向可能在層級上更偏高了一些,不再晶片架構層級,不過仍然值得一提。去年Intel在Labs Day上特別談到了自己在矽光(Silicon Photonics)的一些技術進展。其實矽光技術在連接資料中心的交換機方面,已有應用了,發出資料時,連接埠處會有個收發器把電訊號轉為光訊號,透過光纖來傳輸資料,另一端光訊號再轉為電訊號。不過傳統的光收發器成本都比較高,內部元件數量大,尺寸也就比較大。
Intel在整合化的矽光(IIIV族monolithic的光學整合化方案)方面應該是商業化走在比較前列的,就是把光和電子相關的組成部分高度整合到晶片上,用IC製造技術。未來的光通訊不只是資料中心機架到機架之間,也可以下沉到板級——就跟現在傳統的電I/O一樣。電互連的主要問題是功耗太大,也就是所謂的I/O功耗牆,這是這類微型化矽光元件存在的重要價值。
這其中存在的技術挑戰還是比較多,如做資料的光訊號調變的調變器調變器,據說Intel的技術使其實現了1,000倍的縮小;還有在接收端需要有個探測器(detector)轉換光訊號,用所謂的全矽微環(micro-ring)結構,實現矽對光的檢測能力;波分複用技術實現頻寬倍增,以及把矽光和CMOS晶片做整合等。
Intel認為,把矽光模組與運算資源整合,就能打破必須帶更多I/O接腳做更大尺寸處理器的這種趨勢。矽光能夠實現的是更低的功耗、更大的頻寬、更小的接腳數量和尺寸。在跨處理器、跨伺服器節點之間的資料互動上,這類技術還是頗具前景,Intel此前說目標是實現每根光纖1Tbps的速率,並且能效在1pJ/bit,最遠距離1km,這在非本地傳輸上是很理想的數字。
還有軟體…
除了AI晶片本身,從整個生態的角度,包括AI感知到運算的整個鏈條上的其他組成部分,都有促成性能和效率提升的餘地。比如這兩年Nvidia從軟體層面,針對AI運算的中間層、庫做了大量最佳化。相同的底層硬體,透過軟體最佳化就能實現幾倍的性能提升。
宋繼強說,「我們發現軟體最佳化與否,在同一個硬體上可以達到百倍的性能差距。」這其中的餘量還是比較大。
在AI開發生態上,雖然Nvidia是最具發言權的;但從戰略角度來看,像Intel這種研發CPU、GPU、FPGA、ASIC,甚至還有神經型態運算處理器的企業而言,不同處理器統一開發生態可能更具前瞻性。Intel有個稱oneAPI的軟體平台,用一套API實現不同硬體性能埠的對接。這類策略對廠商的軟體框架構建能力是非常大的考驗——也極大程度關乎底層晶片的執行效率。
在摩爾定律放緩、電晶體尺寸微縮變慢甚至不縮小的前提下,處理器架構革新、異質整合與2.5D/3D封裝技術依然可以達成1,000倍的性能提升;而一些新的技術方向,包括近記憶體運算、記憶體內運算和微型矽光,能夠在資料訪存、傳輸方面產生新的價值;神經型態運算這種類腦運算方式,是實現AI運算的目標;軟體層面的最佳化,也能夠帶動AI性能的成倍增長。所以即便摩爾定律嚴重放緩,AI晶片的性能、效率提升在上面提到的這麼多方案加持下,終將在未來很長一段時間內持續飛越。這第三(四)次科技革命恐怕還很難停歇。
資料來源:https://www.eettaiwan.com/20210726nt61-ai-computing/?fbclid=IwAR3BaorLm9rL2s1ff6cNkL6Z7dK8Q96XulQPzuMQ_Yky9H_EmLsBpjBOsWg
「幾奈米製程定義」的推薦目錄:
- 關於幾奈米製程定義 在 台灣物聯網實驗室 IOT Labs Facebook 的最佳貼文
- 關於幾奈米製程定義 在 朱思翰 Szuhan Chu Facebook 的最佳解答
- 關於幾奈米製程定義 在 Facebook 的最佳解答
- 關於幾奈米製程定義 在 [新聞] - 看板MobileComm - 批踢踢實業坊 的評價
- 關於幾奈米製程定義 在 曲博科技教室- 【為什麼都說「幾奈米」製程?】 ... | Facebook 的評價
- 關於幾奈米製程定義 在 7奈米5奈米差別的推薦評價價格維修,PTT、DCARD、COOL3C 的評價
- 關於幾奈米製程定義 在 7奈米5奈米差別的推薦評價價格維修,PTT、DCARD、COOL3C 的評價
- 關於幾奈米製程定義 在 [新聞] 三星3奈米率先採用GAA 曝台積無畏關鍵 - PTT職涯區 的評價
- 關於幾奈米製程定義 在 全球第一! IBM首發2奈米晶片製程速度.效能大升緊逼蘋果!傳 ... 的評價
- 關於幾奈米製程定義 在 [新聞] 「會呼吸的」全要了?封測人資長:大廠- Tech_Job 的評價
幾奈米製程定義 在 朱思翰 Szuhan Chu Facebook 的最佳解答
《7/15 大盤表現》
台股今天搶攻萬八的態勢,跟前幾天的「拉積盤」不太一樣!多頭攻勢再起,儘管台積電在法說會前夕,多為觀望表現平靜,但電子改由鴻海、日月光領軍的蘋概股領軍,以及聯發科等IC設計表現都亮眼,同時跌到底部的航海王、鋼鐵人,出現跌深反彈行情,趁著陽明現增的話題性拉高股價,貨櫃三雄都攻上漲停板。
加權指數就在電金傳齊力,緩步墊高之下,摸到萬八大關,尾盤台積電的大單敲進一口氣把指數拱上18034點,大漲188點,改寫歷史新高紀錄,但成交值則萎縮到4549億元。量縮上漲通常指的是買盤力道不足,那麼明天還能守住萬八嗎?今天的觀望態度主要還是因為台積電法說,漲多的股票也不宜追價,所以接下來傳產反彈結束後,萬八能否站穩,就要看台積電最新法說會釋出的展望囉!
《7/15 電子族群》
先簡單談下午的台積電法說會。台積電就像是成績很好的學生🧐,外資們就像恐龍家長🦖(欸?),台積電交出好的成績單理所當然,但如果某次段考只考85分,那可能就會被吊起來鞭打🤣🤣🤣。
第二季本來就是台積電的營運低檔,所以最新公布獲利1343.59億元,與第一季相比減少3.8%,但和去年同期相比,可是成長11.2%,每股淨利5.18元。法人有滿意嗎?這裡先給第一個叉叉,法人希望台積電上季EPS能有5.3元,但因5奈米製程毛利率仍低於平均水準影響,台積電第2季毛利率僅剛剛好守住50%。
過去讓他過去,第三季呢?在四大平台需求同步強勁下,台積電預估第三季營收將達146~149億美元,以中位數來看季增能有11%,為台積電史上最狂財測,毛利率估也維持高檔49.5~51.5%。外資能滿意嗎?對台積電開出720元目標價的匯豐,先前可是預期台積電第三季財測,將令市場大感驚喜,營收季增幅度上看二成。
當然台積電還有公布一些像是先進製程的占比攀升,時間表都有照計畫推進等利多,像是5奈米今年占營收可到兩成,魏哲家也二度上修今年三項指標,包括全球半導體產值年成長從12%上修到17%,晶圓代工產業也由16%上修到年成長20%,更不用說台積電全年營收以美元計,將超過產業平均水準!甚至就連成熟製程先前外傳的擴產計畫,也證實了南京廠支援客戶緊急訂單,主要28奈米,預計會在2022年裝機,2023年量產。
說了那麼多,台積電真的是半導體資優生,法說會公布的展望能不能讓外資滿意,還是說沒有「超出預料」,就是「利多出盡」,可能得看明天外資的動向才能知曉。不過說實在台積電與聯電股價,現在都剛好在箱型區間的頂部,外資願不願意出量突破還是問號,盤中分析師就建議,目光不妨放在台積電的「好朋友們」,上下游協力廠商,包括設備與材料等等。
不過當然有些廠商已經跟台積電一起先行反應了,像是家登、帆宣等,導致今天開高後稍微回測,但林睿閎分析師盤中也提醒囉,還有一些3D封測可以關注,像是愛普(6531)幫台積電處理WoW晶圓堆疊技術,操刀IC設計,另外上游原料像是矽晶圓產業,下半年調漲,中美晶集團可以逢低布局,此外也得要關注台積電接下來的出單順序,如果以蘋果及車用為主,相關產業包括宣德(5457)、鼎元(2426)都可以期待。
《7/15 傳產族群》
昨天是不是有說過,套住的水手不要急著賣,靜待今天的反彈!果然今天有向上力道,貨櫃漲停還把散裝也一把拉起來,鋼鐵也搭著順風車而起。今天就不多說分析了,但還是提醒,大多老師都是把這波定義成反彈,而不是波段再起,所以在下半年資金逐漸轉往電子的過程中,電子逢低要找買點,傳產特別是航運鋼鐵這種景氣循環股,逢高就要找賣點了!今天一根漲停讓大家補補血,何時下船還是要密切緊盯盤勢唷!
#台股 #大盤 #加權指數 #電子 #台積電 #傳產 #航運 #非凡最前線 #非凡新聞台 #最前線筆記
幾奈米製程定義 在 Facebook 的最佳解答
台積電為何變成護國神山?是怎麼從小弟一路走到大哥?
嗯,以前我會覺得這就是歷史巨流,人類無法逆轉,現在覺得這就路徑依存,大家順著習慣去做,就變成這樣。然後,如果我們現在順著另一套思路去走,幾十年後又會變成那樣,事後回來看,稱之歷史巨流誰都無法改變。
呃,基本上這叫做事後解釋,找理由大家都會。
我也在幹一樣的事情,所以不是在戳你。
以下很長,都是個人的事後解釋,不是預測也不是系統歸納,純粹天橋邊榕樹下阿伯碎念。
============
咳,我是覺得,台灣的矽盾會成真,跟那些李國鼎啥米碗糕的高瞻遠矚,一點關係都沒有,台灣被選上為電子代工基地,幾十年前在美國國務院開會時決定,我們只是被動接受這個政策結果。
但同樣要成為美國的技術轉移對象,優良的代工基地,從80年代開始,除了東亞以外,西非跟冷戰結束後的東歐,都曾經是候選,怎麼都弄不大起來?中國這個世界工廠就更別說,完全是依靠成本外部化做起來,用世界標準去看,中國的效率極差。
那台灣矽盾怎麼在今天突然成真?有人指出,台積電的製程精密,良率極高,讓成本壓低,競爭力超強。所以連美國都覺得,找台灣代工比較實際,自己做太誇張。
這我承認是對的。
前幾周,不是因為缺晶片,出現一堆中國超爆幹強,沒兩年就可以超英趕美的理論?這套宣傳為何越來越行不通?在台灣尤其相信的人越來越少?就,進入奈米的世界,我這個做過研究的,立刻就曉得難度跟成本不是線性提高,是指數倍增加,但宣傳還是線性,就我們有碰過的人來說,當然一聽就唬爛。而台灣現在碰過相關理工課程的人會很少嗎?
跟一般人解釋一下,非奈米的傳產要提高產能跟良率,類似提高2倍要1億,4倍要2億,要預估所需資源不會差太多。但奈米技術下,提高2倍要10億,4倍可能要100億。為何?很難跟業外人解釋,要多增加一點精密度,提高一些些良率,所要增加的設備,夭壽靠杯多的。
但我比較想知道,為何台灣才能產出爆肝工程師?在其他國家,相同勞動條件,早就抗議跟工會罷工,弄到要鎮暴部隊出動了,立院光是開勞權相關會議就開不完。
可我們台灣人,鍵盤抗議勞動條件差的人滿坑滿谷,竹科人拼命想選一個可以上台改法案,瞬間薪資跟勞動條件就改善的立委,但要大家罷工抗議來點硬的,沒半個響應。
我也不是沒見過在那邊哀嘆台灣人奴性重的左左,都不跟他一起站出去對抗強權,活該被奴役之類等等...
那怎麼會選出蔡英文?現在應該還是蔣家天下啊。
嘛
這也不是儒家教育造成的,不然韓國比我們更變態,也沒看三星把台GG踩在腳底下。要說是台灣人有受過日本人教育,但現在幾乎所有爆肝工程師主力,都是黨國年代教育訓練出的,日本成分只有老一輩有。
我為何認為是路徑依存?這就跟玩遊戲一樣,有些世界奇觀就是得要各種條件齊備,不是有錢就蓋得起來。科技樹走到這一條路,就會犧牲其他的,而且需要很多輔助系統協助主系統運作。
很多人都不知道,台GG相關的產業,一路峰峰相連到天邊,而為何會這樣?我認為也是一種路徑依存的結果。在發展史上任何一點歪了,都會讓矽盾變成紙糊的脆弱。
首先,我們的教育體制,大體上還是遵守著兩種人會出頭,記性好、耐力好。想要考到頂大,如果不是記性很好,就得要坐得住,可以磨練心性讀書不起來。即便多元教育、素養教育想要改變,但不管怎麼變,至少在這十年,我看不到這兩個基本要素會被剔除。
但記性好、天分高的人少,中等之資但有耐性去磨的人多,所以今天台灣頂大出去,會被台積電等看上的工程師,幾乎都受過多年磨練。也就是說,高強度的工作,需要的心性早就練好,被教育體制篩選過兩輪,進得去的多半都能接受。(頂多嘴巴不要,身體很老實)
雖然階級複製是事實,但台灣跟韓國又有決定性不同,我們的歷史中,高階級的台灣人,經歷日治到國民黨來台後的白色恐怖,土生土長的菁英被洗過幾輪,一出生就是高階級人很少。而這些高階級的又多半是黨國後代,養尊處優下根本沒多大能力。
而教育體制強調依照分數標準,以及各級學校的排序,成為一種另類的階級翻身途徑。即便聯考還是在加強複製,但教育體制內從上到下都是以平等的概念教學,至少在表面上如此,這讓頂大生畢業出去後,優越感並非建築在學歷標籤上。
意思是,不會因為你進了科技業,變成了科技新貴,你就會以為自己是高人一等的上流人。至少心態上,你還是認為自己「只」是一個工程師,就算上級學歷低你一點,但他的經歷夠還是可以服你。這在韓國更加學歷競爭的社會,就會逆向淘汰中階人,在其他有階級傳統的國家,像是印度會出現管理災難。
說白了,就是台灣科技業雖然匯聚台灣最強的數理菁英,但這些菁英在心態上,平均來說多數人...
一. 不會認為自己高人一等,其他人都是下流人
二. 同時具有傳統定義上,在中低階級才有的工作韌性
但若只有這樣,還是不會有台積電這種公司出現。
台灣很妙,這種要投入舉國資源的產業,在其他國家往往變成特許,不是法規特許,而是制度上會有特權。像在中國,排廢水都沒在管你去死的,但在台灣即使是台積電,一樣被環保團體跟環保單位,圍毆到標準世界夭壽高。
然後這又遇到扁馬16年開始的中國大磁吸效應,大量台灣產業西進中國,造成本國傳產類的消費力低落。這直接的結果就是,唯一有賺錢優勢,還有機會進去的就科技業,其他傳產若非早就被老人卡位,新人找不到出頭路,就是發展到極致,很難有進一步揮灑空間。
結果,每一年畢業的理工菁英,發現自己只有這條路可以走,其他的就是低薪跟更糟的勞動環境。這促使即便相對世界其他國家,台灣工程師的勞動條件很糟,大家還是買單,只有嘴巴碎念。
如果2000年之後的台灣就業環境,就跟7、80年代電子加工狂飆時一樣,這些理工菁英待兩年都會出去創業,過著所謂財富自由跟快樂人生,誰想要爆肝。
各種路徑都有一個依存,教育上我們走著聯考複製階級的道路,但在民族整體上,國民黨來台造成日治時代的中高階級崩潰,重新洗牌一次,變成幾乎所有人都沒有資本積累,由此訓練出世界難得一見的工作心態,而經濟上又正好遇到中國磁吸,台灣消費力變弱,更不敢輕易離開有競爭力的產業。
那現在,狀況會改變嗎?看來有點難。
突破了一個關口後,現在台灣這些新一代的菁英,可能在歐美國家的產業考量下,變成逆向輸出代工模式,而這些人力素質,至少全世界我看不到有哪個國家,可以跟台灣一樣。成績跟學科可以練,心態養成可要10年為單位。
即使這樣,還是很難複製台灣模式,電子業有太多輔助系統,整廠搬過去,但沒有把整個新竹搬過去,或是把整個台灣搬過去,歐美想要複製本土台積電,成功率也不高。
嘛,所以說,我們能不能預測後面的結果?說真的不行,每一個環節有去了解一下,我都發現他環環相扣,扣到整個台灣身上。畢竟台灣不大,要找到自己公司的活路,往往是一家成功的公司,做的生意都不怎麼單一,橫跨多個領域,透過多年市場競爭留存下來。
這不是替代掉這家公司就好,這家小公司牽出去的蛛網可能是10多條,想在他國複製,等於要扶植好幾家小公司,而不是就這家。
我是不相信中國做得到,就不提欺騙造假是常態,成本外部化過頭,現在任何追上世界標準的改善,都會立刻降低利潤。光是那個心態,我就可以篤定中國人做不到。
為何?
台積電的人自己可以講,你會不會在廠裡,因為小事對上司不爽,就故意整條產線搞到停機?把上億的機器砸爛?這個可是被某些媒體推崇的狼性喔,為何你做不到?
為何你會變成一個,循序漸進、有耐心磨耗、遵守規範的工程師,而不是動不動就要打破現狀,懲罰削自己面子的敵人,亂衝亂闖的戰狼?
不是嘴巴說要做,是你真的做得到嗎?
別說台積電的啦,一般小公司的你,做得到嗎?
這不是奴性喔,不要平行移植歐美觀念,認為這就是奴。
幾奈米製程定義 在 曲博科技教室- 【為什麼都說「幾奈米」製程?】 ... | Facebook 的推薦與評價
最近三星才說3奈米製程進度領先台積電,但你知道我們常說的「幾奈米」是指什麼嗎?... ... 不同的製程節點在不同的電晶體上定義不同,在MOSFET上一般是指⚡「閘極 ... ... <看更多>
幾奈米製程定義 在 [新聞] 三星3奈米率先採用GAA 曝台積無畏關鍵 - PTT職涯區 的推薦與評價
三星3奈米率先採用GAA 曝台積無畏關鍵工商時報https://is.gd/1GNQEk 全球晶圓代工龍頭台積電在該領域擁有超高市占率,於7奈米製程獲得重大進展,協助 ... ... <看更多>
幾奈米製程定義 在 [新聞] - 看板MobileComm - 批踢踢實業坊 的推薦與評價
台積電真的超越英特爾?大客戶這樣吐槽……
https://technews.tw/?p=171244
剛結束的台積電第二季法說,困擾業界、媒體多時的半導體製程「魔術數字」問題,首度
公開。業者透露,聯發科內部有一套換算方式:台積電的 16 奈米等於英特爾的 22 奈米
、10 奈米等於英特爾的 12 奈米(意即較英特爾的 14 奈米比略好,並不代表英特爾真
的有 12 奈米製程)……
7 月 14 日,台積電 2016 年第二季法說,以電話會議方式參加的美國分析師 Arete
researchz 分析師 Brett Simpson,問了一個突兀的問題。他竟然要台積電共同執行長劉
德音比較一下英特爾預計明年量產的 10 奈米製程,與台積電兩年後量產的 7 奈米製程
,性能特徵上的差距。
「你得去問我們的顧客,」劉德音有點不快的說,「我無法為他們回答。」
若是在幾年前,不會出現這種提問。根據半導體業界遵循了 30 年的摩爾定律,7 奈米製
程領先 10 奈米一個技術世代,製出的電晶體縮小一半,效能、耗電等各項指標都會大幅
超越 10 奈米。兩者根本毫無比較的必要。
這位分析師的問題,首度將困擾業界、媒體多時的半導體製程「魔術數字」問題,提到公
開場合。他暗示,台積電尚未量產的 7 奈米與英特爾的 10 奈米製程,屬於同一個技術
世代,因此可以相提並論。
若干台積電客戶認同此說法。他們也指出,台積電目前量產的最尖端製程──獨吃蘋果
A10 處理器的 16 奈米製程,僅相當於英特爾的 22 奈米製程。
不到一個月前,《天下》當面詢問台積電大客戶、世界最大 IC 設計公司高通技術長葛羅
布(Matt Grob)這個問題。他毫不遲疑的大聲說「YES!(沒錯)」。
不只台積電,三星與格羅方德的製程數字都經過不同程度的「美化」。「這些晶圓代工業
者都想辦法把數字弄得愈小愈好,」葛羅布說。
他表示,結果是讓業界「非常非常困擾。」即使是高通內部的會議簡報,都不能直接套用
晶圓代工廠公告的技術數字,而必須經過換算。「我們要問清楚,這個矽晶圓上到底可以
放多少個邏輯電路?」葛羅布說。
一位資深業者透露,聯發科內部也有一套換算方式(註:數字在此僅為對比法,不代表英
特爾真有該製程):台積電的 16 奈米等於英特爾的 20 奈米、10 奈米等於英特爾的
12 奈米。接下來未定,但看來「台積電的 7 奈米,比英特爾的 10 奈米要好一點,」他
說。
只不過幾年以前,整個半導體業都跟著龍頭英特爾的腳步亦步亦趨。為什麼會變成現在這
種「一個製程,各自表述」的混亂場面?
一位台積電前高階主管,曾向《天下》透露,始作俑者是三星,而時間點則是在整個產業
導入全新的鰭式場效電晶體(FinFET)時,約在 2、3 年前。
台積電最早採用 FinFET 的 16 奈米製程,原本計畫跟隨英特爾,稱為 20 奈米 FinFET
。因為該製程的電晶體最小線寬(half-pitch)與量產的前一代 20 奈米傳統電晶體製程
差不多,只是換上全新的 FinFET 電晶體。
但客戶向台積電主管反映,同樣的製程,三星已搶先命名為「14 奈米」。如果台積電真
叫「20 奈米」一定吃悶虧。
台積電從善如流,不久後改名,但只敢叫 16 奈米。「我們至少有點良心,不敢(像三星
)那樣隨便叫,」這位台積電前高層苦笑著。
命名慣例打亂之後,首先延伸出來的問題是,外行人很難搞得清楚,英特爾、台積電、三
星這半導體三雄的技術競賽,究竟誰輸誰贏?
例如,英特爾原先預期將在今年秋天問世的 10 奈米製程處理器,不久前宣布將會延後
到 2017 年的下半年推出。因此,量產時間極可能落後也將在同一年量產的台積電「10
奈米」製程。
當時部分媒體都以「台積電超車英特爾」大幅報導。但業內人士都心知肚明,其實,彼「
10 奈米」不等於此「10 奈米」,目前,台積電仍落後英特爾一個技術世代以上。
只不過,這個「台灣希望」正迎頭趕上。「過去英特爾對台積電有較大的技術領先,」高
通總裁戴瑞克說,「我們認為這些差距正在縮小,而且還會持續縮小。」
心得
去年,台積電和三星那場16nm和14nm製程的世紀大戰,英特爾就像是消失了一樣,但這樣看來其實根本是笑而不語?
只能說這聽起來跟「有十餘項黑科技」的零售業者有8.7成像,會做生意就是不一樣呢。
--
Sent from my 伐木工
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 49.159.157.192
※ 文章網址: https://www.ptt.cc/bbs/MobileComm/M.1469256813.A.C24.html
... <看更多>