精材(3374)昨天召開法說會,公布去年第四季財報,稅後純益 8.31 億元,季增 38.9%,年增 324%,每股稅後純益 3.07 元,去年全年稅後純益 17.27 億元,年增 849%,每股稅後純益 6.37 元;受惠晶圓級封裝需求成長,加上新增測試業務稼動率滿載,去年第四季、全年獲利皆創新高。
精材去年受惠 3D 感測元件封裝淡季不淡,加上下半年客戶拉貨力道持強,晶圓級尺寸封裝業績較前年大幅成長,尤其新增的 12 吋晶圓測試業務,產能一開稼動率就滿載,推升整體營收、獲利改寫新猷。
.
🕵️♀關於精材(3374):
精材(3374)為台灣晶圓級封裝廠,也是台積電(2330)與Omni Vision的共同轉投資公司。公司成立於1998年9月,主營晶圓級晶方尺寸封裝業務(Wafer Level Package CSP;WLCSP),於2007年,台積電策略性投資,成為精材最大的法人股東。成立之初,公司專注於CMOS光學感測器的晶圓級封裝市場,為配合台積電需求,增加微機電(MEMS)封測與LED封裝服務。 台積電持有精材股權超過3成。
.
🏭主要產品:
晶圓級尺寸封裝(Wafer Level Chip Scale Packaging) 、晶圓級後護層封裝(Wafer Level Post Passivation Interconnection),主要應用於CMOS 影像感測元件、指紋辨識、微機電系統感測器(MEMS)、射頻IC,產品涵蓋消費電子、通訊、電腦、工業、汽車等五大領域。
.
WLCSP封裝技術:與傳統封裝比較,WLCSP 提供較低成本、較小尺寸與導電散熱性能提升等優勢,適用於行動裝置相關IC,而精材主要供應CMOS 影像感測器(CIS)。不同於傳統封裝製程,在晶圓切割後才封裝個別晶粒,WLCSP 在晶圓層級上進行所有封裝製程。WLCSP 是一種晶片尺寸封裝技術,封裝後晶片尺寸與晶粒一致。此外WLCSP 以銲錫球狀凸塊將晶粒和印刷電路板互連,省去基板空間,因而尺寸能較其他封裝方式更小。
.
WLPPI封裝技術:精材為台積電turnkey解決方案的合作廠商,也提供PMIC、MEMS感應器與指紋辨識感測器用WLPPI 解決方案,主要包括RDL 製程,通常於晶圓製造之後執行。在此之後,晶圓會被送至打線封裝廠商(日月光)。
.
主要競爭對手:
影像感測器:晶方、華天科技
指紋辨識感測:晶方
~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
🔥[修正式價值投資]檢視五大評分內容:
不滿足股本<20億,被扣了4分
進10年自由現金流入,10年中有4年自由現金流入,獲得8分。
.
其他
營收創新高能力、獲利來自本業、最近3個月營收比去年成長,皆獲得滿分,在修正式模組中獲得總得分為84分。
.
1. 營收創新高能力:
近期月營收符合20個月新高以上的條件,所以此條件獲得0分。
(篩選近期營收創新高的企業,股價潛力越有上漲的潛力。)
.
2. 獲利來自本業:
本業稅前淨利>90,所以此條件獲得滿分10分。
(本業獲利是重要指標,若企業獲利來源是業外收入,有可能為一次性收入,並非長期,得多加注意!)
.
3. 股本小優先:
滿足股本<10億,獲得滿分10分。
(修正式價值投資認為股本小營收表現佳的企業,可判定為潛力股,股價容易被低估,可能是還沒被市場發掘的好公司。)
.
4. 最近3個月營收比去年成長:
近3個月營收總額比去年成長>50%以上,獲得30分
(營收若比去年同期增長,表示正在擴大市場,值得投資人關注。)
.
5. 自由現金流入:
近10年,其中4年有自由現金流入,被扣16分,獲得8分,現金流偏低(滿分為20分)。
檢視公司體質是否穩定,現金流穩定的公司,更有成長的本錢。
.
# [陳啟祥]修正式價值投資
https://bit.ly/3j6Msjw
#在修正式模組中獲得84分
#股票 #投資 #選股 #陳啟祥 #財富自由
3d ic packaging 在 ITRI Taiwan Facebook 的最佳貼文
[ #ITRILABS: 3D IC Research Lab]
ITRI’s 3D IC Research Lab is the first of its kind in Asia, equipped with 12-inch #3DIC core manufacturing TSV (Through-Silicon Via) formation and 3D stacking focuses not only on 3DIC development but also the key capabilities in #Electronic Design Automation (EDA), #IC design, packaging, testing, and pilot lines for systematic development. Learn more at: goo.gl/8T48Wt
3d ic packaging 在 台灣物聯網實驗室 IOT Labs Facebook 的精選貼文
元利盛推出3D IC封裝與測試設備選擇方案
2017/01/11-范婷昕
多元的自動化製程設備解決方案,有效縮短產品製程。
隨穿戴裝置、物聯網(IOT)技術快速發展,封裝型態快速轉進至SiP與FoWLP,帶動半導體封裝及組裝產業技術快速創新,線上廠商都積極投資與開發相關的技術及設備。
高階精密製程設備製造商元利盛,提供多樣化的自動化設備解決方案,包括SiP、CSP、WLCSP、2.5D/3D等IC/MEMS的先進精密整列點膠封裝與測試設備,有利客戶快速對應高階新製程開發,讓新產品快速進入量產規模。
Chip Bonder 最佳解決方案
元利盛新推出全視覺高精度晶片置件機(Chip Bonder),是一個創新的多模化晶片與金屬蓋貼裝設備,除提供各種晶片被動元件及散熱蓋(封裝蓋)的貼裝,並配備高速震動盤的供料器,取置精度小於30μm;也可選擇以Tray或Wafer供料,運用在更精準的Chip Attach或Chip Bond(±15μm)應用。同時還可連接元利盛製造的精密點膠設備,進行前段點膠製程,並支援SECS與GEM標準,是為最佳的自動化製程組合方案。
隨著電子產品走向輕薄短小,Flip Chip技術已被廣泛應用。由元利盛所開發高精度晶粒挑選整列機(Flip Chip Sorter),適合應用8吋或12吋Wafer-ring to tray的晶片或光通訊濾片之挑選及整列製程;其高速翻轉取件完整對應Flip Chip製程,關鍵模組如:內嵌控制影像視覺取置整列傳動、人機介面等。
搭配獨特晶圓平台及高精度取放設計,可縮短移載頭行程,提高整列速度;選配自動倉儲系統及外觀檢查功能,可更進一步優化自動化程度與保障後段製程良率。
元利盛領先業界的小型晶片專用的全視覺高速IC Handler,有效運用高速不間斷的全視覺取像對中技術,可 完整對1x1mm至5x5mm小型化CIS、CSP、MEMS元件進行取放測試分BIN等作業,獨有的即時多段速取置技術,有效克服小型化元件高速取放時的拋料與飛料問題,進而達到高產能之效。
先進FoWLP與FoPLP製程對應方案
IC晶片製造技術的快速演進,近年來後段技術發展出晶圓級扇出封裝(Fan-Out Wafer Level Packaging),與面板級扇出封裝技術FoPLP(Fan-out Panel Level Packaging),可滿足更多I/O接點及降低成本之需求。
另專為Underfill製程開發多款精密點膠機,可適用於Wafer Level與Panel Level,已獲台灣晶圓廠採納,為目前單一設備產能最高的立體IC封裝Underfill製程設備。
電子產業遵循摩爾定律,技術挑戰日趨複雜,元利盛致力於提供客戶領先的高階製程與智慧設備解決方案,有效縮短產品開發製程,以協助客戶在高效競爭的市場中脫穎而出,拿下產業中的優勢地位。
資料來源: http://www.digitimes.com.tw/tw/dt/n/shwnws.asp…